sine Ghazi)表示:“三十多年来,我们不断超越自己,致力于加速科学技术创新,以更好地赋能芯片、系统级公司乃至整个产业生态的发展。”为此,新思科技推出了“从芯片到系统模块设计解决方案”的创新设计范式,通过全球领先的AI驱动型全面解决方案Synopsys.ai和电子数字孪生技术、广泛且经验证的IP组合、以及3DIC系统模块设计解决方案,全面助力AI、智能汽车、智能制造等前沿科技领域应对挑战,大幅度的提高他们的研发能力和生产力。
EDA和AI的双向奔赴新思科技在通过EDA工具和相关方案赋能AI产业的发展,同时新思科技的EDA工具也是AI技术蒸蒸日上的受益者。以盖思新提到的Synopsys.ai为例,Synopsys.ai是一个全栈式的AI驱动型EDA解决方案,在整个EDA堆栈中充分的利用生成式人工智能(GenAI)力量,进一步提升先进芯片设计达成结果的效率。Synopsys.ai通过对话智能来提供协作、生成和自主功能。在大语言模型(LLM)的支持下,Synopsys.ai的GenAI功能能部署在任何本地环境或云环境中。在Synopsys.ai套件中集成GenAI将为芯片开发者提供协作功能,以及专业化的工具指导;用于RTL设计、验证及其他辅助资料创建的生成功能;用自然语言方式创建工作流程的自主功能。
利用这些先进的工具,新思科技能够在一定程度上帮助开发者更好地实现AI方案创新。我们在开篇提到了系统级创新,事实上当前复杂的AI SoC就是一个大的系统。新思科学技术拥有完整的解决方案,帮助完成复杂SoC的设计。比如,新思科技提供一系列异构集成综合技术来应对多芯粒系统的设计挑战,包括早期架构探索、Chiplet(芯粒)互联、硅IP、系统签核和测试诊断等方案。
在这些方案里,新思科技3DIC Compiler是业内仅有的统一、2.5和3D多裸晶芯片封装协同设计与分析平台,3DIC Compiler建立在新思科技Fusion Design Platform的通用的、统一数据模型的基础架构之上,并结合了众多变革性的多芯粒设计功能,以提供一个从架构到签核的完整的平台。
相信随着科学技术的发展,新思科技会将更多创新技术融入EDA工具中,也会赋能更广泛的智能化应用。正如新思科技全球资深副总裁、新思中国董事长兼总裁葛群先生所言,新思科技将加速技术创新步伐,与千行百业“在一起”,与开发者“在一起”,打造从芯片到系统的超融合创新平台,为全球科学技术发展提供源源不断的动力。
全球领先的40G UCIe IP当AI芯片成为一个复杂的系统之后,芯片内部的互联就变得很关键。尤其是在Chiplet慢慢的变成为设计复杂SoC的有效手段之后,互联的敏捷设计和效率就变得更重要。在构建多芯粒系统时,UCIe(Unified Chiplet Interconnect Express)被寄予厚望。
UCIe是一个综合规范,定义了一个完整的die-to-die互连堆栈,支持多种协议,包括PCIe、CXL和厂商定义的流式协议。它采用各种数据包(flit)格式作为传输机制,并允许使用原始格式,在这种情况下可以绕过芯片间(Die-to-Die, D2D)适配器的CRC/重试功能。UCIe确保了兼容设备的互操作性,这是实现多die系统市场的强制性要求。
为了更好地帮助开发者利用好UCIe协议,新思科技正式对外发布全球领先的40G UCIe IP。新思科技40G UCIe IP的完整解决方案包括了物理层、控制器和验证IP,是新思科技全面、可扩展的多芯片系统模块设计解决方案的关键组成部分,可实现从早期架构探索到制造的快速异构集成。新思科技40G UCIe IP支持有机基板和高密度先进封装技术,使开发者能够灵活地探索适合其需求的封装选项。
新思科技40G UCIe IP带来很多的创新功能。比如,新思科技40G UCIe IP提供了测试和芯片生命周期管理 (SLM) 功能,能够在一定程度上帮助开发者明显提升多芯粒系统的可靠性;新思科技40G UCIe IP提供单参考时钟功能,简化了时钟架构并优化了功耗;新思科技40G UCIe IP支持业界广泛的芯片上互连结构,包括 AXI、CHI 芯片到芯片、streaming、PCI Express 和 CXL,保障了开发者设计的灵活性。
盖思新在介绍新思科技40G UCIe IP时提到,新思科技40G UCIe IP面向AI、数据中心等领域提供全球领先的高带宽,还可以在整个芯片生命周期内提高可测试性和可靠性,助力芯片产业提升生产力,持续加速Multi-Die等前沿科技的发展。
结语在AI时代,应用对算力需求的速度要快于芯片的发展速度,在2024新思科技开发者大会和一些公开报告上都提到了这一点。当传统意义上的芯片算力跟不上AI应用的需求时,多芯粒系统成为突破性能的关键,新思科技可提供完整的、领先的解决方案,帮助开发者应对复杂SoC的设计,让AI硬件系统性能提升换挡提速。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。举报投诉IC设计IC设计+关注
性体现在其设计理念、技术和应用领域上。然而,我们还要进一步的研究和探索,以解决其在实际应用中面临的挑战,进一步提高
我提供了宝贵的知识和见解,让我对AI在能源科学中的应用有了更深入的认识。通过阅读这一章,我更加坚信AI在未来能源科学领域中的主体地位和作用。同时,我也意识
for Science中至关重要。此外,数据驱动的研究范式也促使科学家
应用展圆满落幕! /
技开发者大会”在上海成功举办,汇聚全球科学技术领袖,与全场芯片开发者们一起探讨如何加速
技开发者大会共创万物智能未来 /
for Science的美丽图景,与大家一起去了解: 人工智能究竟帮科学家做了什么? 人工智能将如何改变我们所生
在人工智能技术快速的提升的今天,它不仅带来了前所未有的便利和效率,也暴露出了一系列伦理和隐私问题。
、云计算、大数据等技术迅速迭代,并日益融入经济社会持续健康发展各领域全过程,数字化的经济成为推动千行百业转变发展方式与经济转型的重要驱动力量。今年的政府工作报告提出,深入推动数字经济
技在可投产的EDA流程和支持3Dblox标准的3DIC Compiler光子集成方面的先进成果,结合我们广泛的IP产品组合,使得我们与台积公司能够助力开发者基于台积公司先进工艺加速下一代芯片设计
技全球用户大会(SNUG)”。此次大会汇集了业界精英,一同探讨万物智能时代的技术
等趋势的挑战,我们共计天下的EDA与Ansys严谨的仿真分析技术将引领
产业发展的思考。 以下为演讲实录整理 当前,生成式AI和大模型推动算力需求快速地增长,如何通过智算力
产业发展 /
将USB PD3.1推向240W,解读瑞萨USB PD全范围电压参考设计
后摩尔时代的创新:在米尔FPGA上实现Tiny YOLO V4,助力AIoT应用
鸿蒙原生开发手记:03-元服务开发全流程(开发元服务,只需要看这一篇文章)